(筆記) 更快更好的判斷奇數偶數的小技巧 (C/C++) (C) (SOC) (Verilog)

來源:互聯網
上載者:User

Abstract
要判斷奇數偶數,我們都會想用%,最近在Verilog發現一個小技巧也可用在C/C++...

Introduction
在(原創) 如何設計除頻器? (SOC) (Verilog) (MegaCore)中有一小段code如下:

assign o_clk = (N == 1) ? clk :
               (N[0])   ? (clk_p | clk_n) : (clk_p);

先不管Verilog的assign,N[0]就是在判斷N是否為奇數,為什麼可以這樣寫呢?因為在Verilog,N[0]表示N的2進位標記法的第0 bit值,若為1就是奇數,若為0就是偶數。可以將以上的程式碼用C/C++改寫:

o_clk = (N == 1) ? clk :
        (N & 1)  ? (clk_p | clk_n) : (clk_p);

C/C++要取個別bit值,只能用mask,不能用Verilog那種簡單的語法,所以得用N & 0x00000001來取第0 bit值,再簡化成N & 1,這種寫法比N % 2速度還快,不需用到除法,僅需做bit and即可。

Conclusion
或許這個技巧很多人都知道了,不值一文錢,只是分享一下從Verilog偷來的小技巧用在C/C++上。

See Also
(原創) 如何設計除頻器? (SOC) (Verilog) (MegaCore)

相關文章

聯繫我們

該頁面正文內容均來源於網絡整理,並不代表阿里雲官方的觀點,該頁面所提到的產品和服務也與阿里云無關,如果該頁面內容對您造成了困擾,歡迎寫郵件給我們,收到郵件我們將在5個工作日內處理。

如果您發現本社區中有涉嫌抄襲的內容,歡迎發送郵件至: info-contact@alibabacloud.com 進行舉報並提供相關證據,工作人員會在 5 個工作天內聯絡您,一經查實,本站將立刻刪除涉嫌侵權內容。

A Free Trial That Lets You Build Big!

Start building with 50+ products and up to 12 months usage for Elastic Compute Service

  • Sales Support

    1 on 1 presale consultation

  • After-Sales Support

    24/7 Technical Support 6 Free Tickets per Quarter Faster Response

  • Alibaba Cloud offers highly flexible support services tailored to meet your exact needs.