高阻態
高阻態這是一個數字電路裡常見的術語,指的是電路的一種輸出狀態,既不是高電平也不是低電平,如果高阻態再輸入下一級電路的話,對下級電路無任何影響,和沒接一樣,如果用萬用表測的話有可能是高電平也有可能是低電平,隨它後面接的東西定。
高阻態的實質:
電路分析時高阻態可做開路理解。你可以把它看作輸出(輸入)電阻非常大。他的極限可以認為懸空。也就是說理論上高阻態不是懸空,它是對地或對電源電阻極大的狀態。而實際應用上與引腳的懸空幾乎是一樣的。
典型應用:
1、在匯流排串連的結構上。匯流排上掛有多個裝置,裝置於匯流排以高阻的形式串連。這樣在裝置不佔用匯流排時自動釋放匯流排,以方便其他裝置獲得匯流排的使用權。
2、大部分單片機I/O使用時都可以設定為高阻輸入,如淩陽,AVR等等。高阻輸入可以認為輸入電阻是無窮大的,認為I/O對前級影響極小,而且不產生電流(不衰減),而且在一定程度上也增加了晶片的抗電壓衝擊能力。
高阻態常用表示方法
高阻態常用字母 Z 表示。
上拉電阻上下拉電阻 上拉就是將不確定的訊號通過一個電阻嵌位在高電平!電阻同時起限流作用!下拉同理!
上拉是對器件注入電流,下拉是輸出電流;弱強只是上拉電阻的阻值不同,沒有什麼嚴格區分;對於非集電極(或漏極)開路輸出型電路(如普通門電路)提升電流和電壓的能力是有限的,上拉電阻的功能主要是為集電極開路輸出型電路輸出電流通道。 為什麼要使用上拉電阻
一般作單鍵觸發使用時,如果IC本身沒有內接電阻,為了使單鍵維持在不被觸發的狀態或是觸發後回到原狀態,必須在IC外部另接一電阻。
數字電路有三種狀態:高電平、低電平、和高阻狀態,有些應用場合不希望出現高阻狀態,可以通過上拉電阻或下拉電阻的方式使處於穩定點,具體視設計要求而定!
一般說的是I/O連接埠,有的可以設定,有的不可以設定,有的是內建,有的是需要外接,I/O連接埠的輸出類似與一個三極體的C,當C接通過一個電阻和電源串連在一起的時候,該電阻成為上C拉電阻,也就是說,該連接埠正常時為高電平;C通過一個電阻和地串連在一起的時候,該電阻稱為下拉電阻。
上拉電阻是用來解決匯流排驅動能力不足時提供電流的。一般說法是拉電流,下拉電阻是用來吸收電流。
備忘:解釋51單片機P0口接上拉電阻
I/O的上拉,下拉,主要是給受控器件增加常態時的穩定點,不會因晶片在開機等操作時I/O電壓不穩定引起受控器件的誤觸發。另外你說的到從1降到0這個是不會發生的。我們在上拉下拉的時候一般會串一個10KΩ層級的電阻,舉例你接的是上啦,I/O常態是高電平。當你把I/O口置低的時候,其實上拉電阻的電壓都分到了上拉電阻2端,不會引起你說的I/O口失效。 原理就是分壓。給你個圖看看。應該好理解的。
Technorati 標籤: 上拉電阻,高阻態